5 Mayıs 2021 Çarşamba

08:02

# **03 ADC**

### Giriş

- Doğada var olan bütün fiziksel büyüklükler (ısı, ışık, ses, zaman vs.) analog büyüklük kavramına girer.
- Dünyadaki herhangi bir şeyi dijital sistemlerimiz ile ölçmek, değerlendirmek, işlemek ve bu değerlere göre işlem yapabilmek için ADC (Analog Digital Converter) ihtiyaç vardır.
- ADC modülleri gerek harici, gerek dahili olsun hepsi bir referans voltaja ihtiyaç duyarlar. Genellikle mikroişlemcilerde referans voltajı işlemcinin besleme gerilimidir. Bu değer aynı zamanda ayarlar yapılarak harici olarak verilebilir.
- STM32'de 12-bit ADC, ardışık yaklaşım prensibine dayanan bir analog-dijital çeviricidir. Bu çevirici, 16 harici kaynaktan, iki dahili kaynaktan ve VBAT kanalından gelen sinyalleri ölçebilmek için en fazla 19 multiplexli kanala sahiptir. Kanalların A/D dönüşümü single, continuous, scan veya discontinuous modda gerçekleştirilebilir. ADC'nin sonucu, sola ya da sağa hizalanmış 16-bit veri kaydına depolanır.
- Analog watchdog özelliği, uygulamanın giriş voltajının kullanıcı tanımlı üst veya alt sınırları aşmasını algılamasına olanak tanır.

### Cözünürlük

- ADC'ler 10, 12, 16, 24 vb. bit çözünürlükte bulunurlar.
- STM32F407'de ADC'ler 6, 8, 10 ve 12 bit çözünürlükte çalışabilirler ve referans voltajı default 3.3V'dur.
- ADC modülün 10 bit olduğunu düşünelim. 2^10 = 1024 değeri okunacak maksimum değerdir yani 0V = 0,
   3.3V = 1023 değeri bize döner. Buradan her bit değerin alacağı voltaj değerini 3,3 / 1024 = 0,0032 olarak buluruz. Buradan da biz ADC modülünden okuduğumuz değeri bu ifade ile çarparsak voltaj değerini buluruz. 640 değeri için 640 \* 0,0032 = 2,048 V olarak buluruz.
- STM32F407'de 0 3.6V aralığında ölçümler yapılabilmektedir. Buradaki voltaj aralığında ADC birimin beslemesi (VDDA-VSSA) ile ilgili bir durumdur.
- ADC birimin besleme voltajı (VDD) ve referans gerilimi (VREF), ADC birimin ölçebileceği gerilim aralığını belirler.
- Her ne olursa olsun ADC birimi 3.6V'dan fazlasını ölçemez.
- Analog bir değerden dijital bir değer dönüşüm yapılırken dikkat edilmesi gereken hususlar vardır.
   Bunlardan en önemlisi, ölçülecek analog gerilim değerinin dönüşümü yapacak çipin ölçüm aralığında olması gerekir. Diğer en önemli nokta, ölçüm yapılacak hassasiyetin belirlenmesi ve buna uygun bir genişliğinde bir dönüştürücü seçilmelidir.
- Ölçüm hassasiyetinde önemli olan dönüşüm yapacak sistemin bir çözünürlüğüdür.
- Resolution = VREF/(2^n-1)
- Örneğin 0 3.3V aralığı arası ölçüm yapabilen bir ADC ölçüm ünitesinin ölçebileceği minimum değer yaklaşık olarak formülden 8 bit çözünürlük için 12mV, 10 bit çözünürlük için 3,2mV, 12 bit çözünürlük için 805uV'tur.
- Çözünürlük arttıkça (bit sayısı arttıkça), ADC'nin ölçebileceği minimum voltaj değeri küçülür ve bu da daha hassas ölçümler yapabilmenizi sağlar.

#### **Cevrim Süresi**

- <a href="https://controllerstech.com/adc-conversion-time-frequency-calculation-in-stm32/">https://controllerstech.com/adc-conversion-time-frequency-calculation-in-stm32/</a> linkten ADC için çevrim süresinin nasıl hesaplandığı ile ilgili yazıyı okuyabiliriz.
- STM32F407'de ADC birimin ulaşabileceği maximum hız 36 MHz'dir. Bu hız aynı zamanda ADC çözünürlüğü ile ters orantılıdır. Çözünürlük **arttıkça** ADC birimin ölçüm hızı **düşmektedir**.
- Çevrim süresi hesabı için üç değere ihtiyaç var. Bunlar Cycles, Sampling Time ve Clock'tur.
- Cycles değeri seçilen Resolution değerine bağlıdır.
- Sampling Time ve Clock değerleri ise istediğimiz çevrim süresine göre değiştirebiliriz.
- ADC'de örnekleme süresi genellikle 3, 15, 28, 56, 84, 112, 144, 480 ADC saat çevrimi (cycles) olarak seçilebilir. Bu, sinyali yeterince doğru bir şekilde yakalamak için önemlidir.
- Clock değeri ADC'nin bağlı olduğu clock hattına bağlıdır.
- Tüm işlemcilerde aynı mantıktır fakat formül işlemciye göre farklılık gösterebilir bunun için kaynaklardan bakılması gerekir.

- Tconv = Sampling Time + Cycles / ADC Clock
  - o **Tconv**: Dönüşüm süresi (conversion time)
  - o Sampling Time: ADC'nin sinyali örnekleme süresi (örnekleme çevrimleri ile belirtilir)
  - Cycles: ADC çözünürlüğüne bağlı olarak kullanılan ek çevrimler. 12-bit ADC için bu değer genellikle
     12 çevrimdir.
  - o ADC Clock: ADC'nin saat frekansı
- Eğer hızlı bir sinyali ölçmeniz gerekiyorsa, yüksek bir dönüşüm frekansı seçmelisiniz. Örneğin, ses sinyalleri veya hızlı değişen analog sinyaller için dönüşüm frekansı yüksek olmalıdır.
  - Ancak çok yüksek frekanslar, özellikle gürültülü ortamlarda sinyal doğruluğunu azaltabilir, bu nedenle filtreleme ve örnekleme süresi dikkatle seçilmelidir.
- Daha yavaş sinyaller için (örneğin sıcaklık ölçümü gibi) düşük bir dönüşüm frekansı yeterli olabilir. Daha uzun örnekleme süresi kullanarak sinyali daha doğru bir şekilde ölçebilirsiniz.
   Ayrıca düşük dönüşüm frekansı güç tüketimini azaltabilir.
  - Yüksek Çözünürlük, 12-bit çözünürlük gibi daha hassas ölçümler sağlar, ancak dönüşüm süresini artırır.
- Örnekleme süresi ne kadar düşükse, dönüşüm o kadar hızlı olur, ancak ölçüm hassasiyeti ve doğruluğu azalabilir.
- Genel olarak belirli bir sinyal frekansını doğru şekilde örneklemek için **Nyquist kriterine** uymak gerekir. Bu kritere göre, örnekleme frekansı, ölçülen sinyalin en yüksek frekans bileşeninin en az iki katı olmalıdır.
  - Yavaş değişen sinyaller (örneğin sıcaklık sensörleri, basınç sensörleri, potansiyometreler), dönüşüm frekansı birkaç kHz olabilir (1-10 kHz aralığı genellikle yeterlidir).
  - Orta hızlı sinyaller (örneğin ses sinyalleri, motor hız sensörleri), dönüşüm frekansı genellikle 10
     kHz 100 kHz aralığında olmalıdır.
  - Hızlı sinyaller (örneğin RF sinyalleri, yüksek frekanslı analog sinyaller), dönüşüm frekansı 100 kHz ile
     MHz mertebesinde olabilir.

Ancak çoğu uygulama için 10 kHz - 1 MHz aralığı yeterlidir.

# Çalışma Modları

- **Single Conversion Mode**, bir **tek** dönüşüm gerçekleştirildikten sonra ADC'nin otomatik olarak durmasını sağlar. Her dönüşüm, başlatma komutu ile başlatılır ve tamamlandığında ADC otomatik olarak durur.
- Continuous Conversion Mode, başlatıldığı andan itibaren sürekli olarak dönüşümler gerçekleştirir.
   Otomatik durma olmadığı için dönüşümler devam eder, kullanıcı tarafından durdurulana kadar devam eder.
- **Scan Mode,** belirli bir kanal listesini otomatik olarak **tarama** yeteneğine sahiptir. Tarama modu, birden fazla kanalı tek bir dönüşüm başlatma komutu ile sırayla ölçmeyi sağlar.
- **Discontinuous Mode**, kullanıcı belirli bir kanal listesinin **ardışık** olarak ölçülmesini sağlayabilir. Ancak, kanal arasında belirli bir gecikme bulunabilir.

# Ölçüm Yöntemleri

- ADC ölçümlerini almak için kullanılan farklı yöntemler şunlardır: Polling, Interrupt ve DMA
- <a href="http://www.elektrobot.net/stm32-adc-kullanimi-polling-interrupt-ve-dma/">http://www.elektrobot.net/stm32-adc-kullanimi-polling-interrupt-ve-dma/</a> ile
   <a href="https://controllerstech.com/stm32-adc-single-channel/">https://controllerstech.com/stm32-adc-single-channel/</a> linkten Polling, Interrup ve DMA metodu kullanarak yapılan örnekleri inceleyebiliriz.
- **Polling** yöntemi, mikrodenetleyici ADC'nin çevrim süresince farklı bir işlem yapmaz ve çevrimin bitmesini bekler. Yapılacak ölçümün çok hızlı olmasının gerekmediği yada uzun zaman aralıklarında tek ölçüm yapılmasının yeterli olduğu durumlarda sıklıkla kullanılır.
- Interrupt yöntemi, ADC dönüşümü tamamlandığında bir kesme çağrısı gerçekleşir. Böylece
  mikrodenetleyicinin başka işlerle meşgulken dahi ADC verilerini işlemesine izin verir.
  Daha karmaşık uygulamalarda, dönüşüm tamamlandığında hemen yanıt verilmesi gereken durumlar için
  uygundur. Verimli kullanım, mikrodenetleyicinin diğer görevlere odaklanmasını sağlar.
- **DMA** yöntemi, ADC sonuçları doğrudan belleğe kopyalanır, bu da CPU'nun dahil olmadan çalışmasına olanak tanır. Büyük veri setlerini hızlı bir şekilde işlemek ve mikrodenetleyicinin CPU'sunu diğer görevlere odaklamak için uygundur. Bellek yönetimi konusunda dikkatlice ele alınması gerekebilir.
- DMA'nın Interrupt ile kullanımından en büyük farkı, ADC'nin çevrimi tamamladıktan sonra elde ettiği değeri hafıza bölgesine DMA tarafından yazılmasıdır. Böylece mikrodenetleyici hiç bir şekilde ADC işlemleri ile meşgul olmaz. Özellikle çok sayıda ölçümün ard arda ve hızlı yapılmasının istendiği durumlarda DMA kullanılır.

#### **Birim Yapısı**



# Register

| Offset      | Register    | 31                           | 30                                        | 29 | 28  | 27                | 26        | 25 | 24    | 23                   | 22       | 21          | 20            | 19        | 2 60      | 17  | 16            | 15   | 14       | 13     | 12                          | 1       | 10   | 6      | œ     | 7     | 9     | 2     | 4    | 8       | 2    | -    | 0    |
|-------------|-------------|------------------------------|-------------------------------------------|----|-----|-------------------|-----------|----|-------|----------------------|----------|-------------|---------------|-----------|-----------|-----|---------------|------|----------|--------|-----------------------------|---------|------|--------|-------|-------|-------|-------|------|---------|------|------|------|
| 0x00        | ADC_SR      |                              |                                           |    |     |                   |           |    |       |                      |          |             |               | Res       | erve      | d   |               |      |          |        |                             |         |      |        |       |       |       | OVR   | STRT | o JSTRT | JEOC | EOC  | AWD  |
|             | Reset value |                              |                                           |    |     |                   |           |    |       |                      |          |             |               |           |           |     |               |      |          |        |                             |         |      |        |       |       |       | 0     | 0    | 0       | 0    | 0    | 0    |
| 0x04        | ADC_CR1     |                              | Reserved                                  |    |     | OVRIE<br>RES[1:0] |           |    | AWDEN | JAWDEN               | Reserved |             |               |           |           |     | DISC<br>UM [2 | 2:0] | JDISCEN  | DISCEN | JAUTO                       | AWD SGL | SCAN | JEOCIE | AWDIE | EOCIE | ,     | AWE   | OCH  | [4:0    | )]   |      |      |
|             | Reset value |                              |                                           |    |     |                   | 0         | 0  | 0     | 0                    | 0        |             |               |           |           |     |               | 0    | 0        | 0      | 0                           | 0       | 0    | 0      | 0     | 0     | 0     | 0     | 0    | 0       | 0    | 0    | 0    |
| 0x08        | ADC_CR2     | Re<br>se<br>rv<br>ed         | STAF<br>STAF                              |    |     | E>                | EXTSEL [3 |    | 3:0]  | Re<br>se<br>rv<br>ed | JSWSTART | IL VALUE OF | טבין בואן יים | JEX<br>[3 |           |     | EL            | ***  | Reserved |        |                             | ALIGN   | EOCS | SQQ    | DMA   |       | F     | Rese  | erve | d       |      | CONT | ADON |
|             | Reset value |                              | 0                                         | 0  | 0   | 0                 | 0         | 0  | 0     |                      | 0        | 0           | 0             | 0         | 0         | 0   | 0             | 1    |          |        |                             | 0       | 0    |        | 0     |       |       |       |      |         |      | 0    | 0    |
| 0x0C        | ADC_SMPR1   | Į.                           |                                           |    | · · |                   |           |    |       |                      |          |             |               |           | Sam       | ple | time          | bit  | ts SM    | IPx_   | K                           |         |      |        |       |       | 77.—Y |       |      | yv s    | 07-0 |      |      |
| OXOC        | Reset value | 0                            | 0                                         | 0  | 0   | 0                 | 0         | 0  | 0     | 0                    | 0        | 0           | 0             | 0         | 0         | 0   | 0             | 0    | 0        | 0      | 0                           | 0       | 0    | 0      | 0     | 0     | 0     | 0     | 0    | 0       | 0    | 0    | 0    |
| 0x10        | ADC_SMPR2   |                              |                                           |    |     |                   | _         |    | _     |                      |          |             |               |           |           |     |               |      | ts SM    |        |                             |         |      |        |       |       |       |       |      |         |      |      |      |
|             | Reset value | 0                            | 0                                         | 0  | 0   | 0                 | 0         | 0  | 0     | 0                    | 0        | 0           | 0             | 0         | 0         | 0   | 0             | 0    | 0        | 0      | 0                           | 0       | 0    | 0      | 0     | 0     | 0     | 0     | 0    | 0       | 0    | 0    | 0    |
| 0x14        | ADC_JOFR1   |                              |                                           |    |     |                   |           |    |       | ı                    | Rese     | erve        | d             |           |           |     |               |      |          |        |                             |         | _    |        |       |       | FSE   |       |      | -       | _    |      | _    |
| 0x14        | Reset value |                              | Neserreu                                  |    |     |                   |           |    |       |                      |          |             |               |           |           |     | 0             | 0    | 0        | 0      | 0                           | 0       | 0    | 0      | 0     | 0     | 0     | 0     |      |         |      |      |      |
| 0x18        | ADC_JOFR2   |                              |                                           |    |     |                   |           |    |       | -                    | Rese     | erve        | d             |           |           |     |               |      |          |        |                             |         |      |        | -     |       | FSE   |       |      | -       |      |      | _    |
| 20.10       | Reset value |                              | , manifest                                |    |     |                   |           |    |       |                      |          |             |               |           |           |     |               | 0    | 0        | 0      | 0                           | 0       | 0    | 0      | 0     | 0     | 0     | 0     | 0    |         |      |      |      |
| 0x1C        | ADC_JOFR3   |                              | Reserved                                  |    |     |                   |           |    |       |                      |          |             |               |           |           |     |               |      |          |        | -                           |         | FSE  |        |       | -     |       |       |      |         |      |      |      |
| 0.0001.0001 | Reset value |                              | , second rest                             |    |     |                   |           |    |       |                      |          |             |               |           |           |     |               | 0    | 0        | 0      | 0                           | 0       | 0    | 0      | 0     | 0     | 0     | 0     | 0    |         |      |      |      |
| 0x20        | ADC_JOFR4   |                              | Reserved                                  |    |     |                   |           |    |       |                      |          |             |               |           |           |     |               |      |          |        | 500                         | FSE     |      |        | -     |       |       |       |      |         |      |      |      |
|             | Reset value | TOSCINO.                     |                                           |    |     |                   |           |    |       |                      |          |             |               |           |           |     |               | 0    | 0        | 0      | 0                           | 0       | 0    | 0      | 0     | 0     | 0     | 0     | 0    |         |      |      |      |
| 0x24        | ADC_HTR     | Reserved                     |                                           |    |     |                   |           |    |       |                      |          |             |               |           |           |     |               |      |          | -      | HT[                         | -       | _    |        |       |       |       |       |      |         |      |      |      |
|             | Reset value |                              |                                           |    |     |                   |           |    |       |                      |          |             |               |           |           | 1   | 1             | 1    | 1        | 1      | 1                           | 1       | 1    | 1      | 1     | 1     | 1     |       |      |         |      |      |      |
| 0x28        | ADC_LTR     | Reserved                     |                                           |    |     |                   |           |    |       |                      |          |             |               |           |           |     |               | -    |          |        | LT[                         |         | _    |        |       |       |       |       |      |         |      |      |      |
|             | Reset value |                              |                                           |    |     |                   |           |    |       |                      |          |             |               |           |           | 0   | 0             | 0    |          | 0      | 0                           | 0       | _    | 0      | 0     | 0     | 0     |       |      |         |      |      |      |
| 0x2C        | ADC_SQR1    |                              |                                           | F  | Res | erve              | d         |    |       |                      | _        | 3:0]        |               |           |           | _   |               | _    | -        |        | channel sequence SQx_x bits |         |      |        |       |       |       |       |      |         |      |      |      |
|             | Reset value |                              |                                           |    |     |                   |           |    |       | 0                    | 0        | 0           | 0             |           |           | 0   |               |      |          |        | 0                           | 0       | 0    | 0      | 0     | 0     | 0     | 0     | 0    | 0       | 0    | 0    | 0    |
|             | ADC_SQR2    | -                            | 5                                         | _  | _   |                   | -         | -  | _     |                      |          | _           |               | Re        | egular ch |     | ann           | el s | seque    | nce    | SQ                          | x_x     | bit  | 5      |       |       |       |       | _    |         |      |      | _    |
| 0x30        | Reset value | 0                            | Reserved Reserved                         | 0  | 0   | 0                 | 0         | 0  | 0     | 0                    | 0        | 0           | 0             | 0         | 0         | 0   | 0             | 0    | 0        | 0      | 0                           | 0       | 0    | 0      | 0     | 0     | 0     | 0     | 0    | 0       | 0    | 0    | 0    |
|             | ADC_SQR3    | 1                            | D.                                        |    |     |                   |           |    |       |                      |          |             |               | Re        | gula      | ct  | ann           | el s | eque     | nce    | SQ                          | x_x     | bit  | S      |       |       |       |       |      |         |      |      |      |
| 0x34        | Reset value |                              | Keser                                     | 0  | 0   | 0                 | 0         | 0  | 0     | 0                    | 0        | 0           | 0             | 0         | 0         | 0   | 0             | 0    | 0        | 0      | 0                           | 0       | 0    | 0      | 0     | 0     | 0     | 0     | 0    | 0       | 0    | 0    | 0    |
| 0x38        | ADC_JSQR    |                              |                                           | _  |     | 200               |           | a  |       | _                    |          | JL          | 1:0           | 9         |           |     |               |      | Injec    | ted o  | ha                          | nne     | se   | que    | nce   | JS    | QX_   | x bit | s    |         |      |      |      |
| UX30        | Reset value | Reserved 0 0 0 0 0 0 0 0 0 0 |                                           |    |     |                   |           |    |       |                      |          |             |               |           |           | 0   | 0             | 0    | 0        | 0      | 0                           | 0       | 0    | 0      | 0     | 0     | 0     | 0     |      |         |      |      |      |
| Ov2C        | ADC_JDR1    |                              |                                           |    |     |                   |           |    |       |                      |          |             |               |           |           | _   |               |      | JE       | ATA    | 115                         | [0]     |      |        |       |       | _     |       |      |         |      |      |      |
| 0x3C        | Reset value | Reserved 0 0 0               |                                           |    |     |                   |           |    |       |                      |          |             |               |           | 0         | 0   | 0             | 0    | 0        | 0      | 0                           | 0       | 0    | 0      | 0     | 0     | 0     | 0     |      |         |      |      |      |
| 0x40        | ADC_JDR2    |                              |                                           |    |     |                   |           |    |       |                      |          |             |               |           |           |     |               |      | JE       | ATA    | <b>[15</b>                  | :0]     |      |        |       |       |       |       |      |         |      |      |      |
| UX4U        | Reset value | Reserved 0 0 0 0             |                                           |    |     |                   |           |    |       |                      |          |             |               |           | 0         | 0   | 0             | 0    | 0        | 0      | 0                           | 0       | 0    | 0      | 0     | 0     | 0     |       |      |         |      |      |      |
| 0x44        | ADC_JDR3    |                              | MAX 000 000 000 000 000 000 000 000 000 0 |    |     |                   |           |    |       |                      |          |             |               |           |           |     |               | JE   | ATA      | 115    | [0:                         |         | _    |        | (A)   |       |       |       |      |         |      |      |      |
| UX44 -      | Reset value | 1                            | Reserved 0 0                              |    |     |                   |           |    |       |                      |          |             |               |           |           | 0   | 0             | 0    | 0        | 0      | 0                           | 0       | 0    | 0      | 0     | 0     | 0     | 0     | 0    |         |      |      |      |
| 0x48        | ADC_JDR4    |                              |                                           |    |     |                   |           |    | 0000  | an er                | d        |             |               |           |           |     |               |      | 1        |        | - A                         |         |      | JE     | ATA   | 115   | [0]   |       |      | 1       |      |      |      |
| UX40        | Reset value |                              | Reserved 0 0 0                            |    |     |                   |           |    |       |                      |          |             |               |           | 0         | 0   | 0             | 0    | 0        | 0      | 0                           | 0       | 0    | 0      | 0     | 0     | 0     | 0     |      |         |      |      |      |
| 0x4C        | ADC_DR      |                              |                                           |    |     |                   |           | r  | Rese  | enve                 | d        |             |               |           |           |     |               |      |          |        |                             |         | Re   | egul   | ar D  | ATA   | 4[15  | :0]   |      |         |      |      |      |
| UX4C        | Reset value | 1                            |                                           |    |     |                   |           |    | -     |                      | Mo       |             |               |           |           |     |               | 0    | 0        | 0      | 0                           | 0       | 0    | 0      | 0     | 0     | 0     | 0     | 0    | 0       | 0    | 0    | 0    |

- ADC\_SR (Status Register), ADC durumunu izleyen bu register, dönüşüm tamamlandığında, taşma veya analog bekçi olaylarının gerçekleştiğini belirten bayrakları içerir.
- ADC\_CR1 (Control Register 1), dönüşüm kesmelerini etkinleştirme, scan modunu kontrol etme, discontinuous modu ve enjekte dönüşümleri yönetme gibi temel ADC kontrol ayarlarını içerir.
- ADC\_CR2 (Control Register 2), ADC'nin genel kontrolünü sağlayan bu register, ADC'nin etkinleştirilmesi, continuous conversion modu, DMA modu, kalibrasyon ve harici tetikleme seçenekleri gibi ayarları içerir.
- ADC\_SMPR1 ve ADC\_SMPR2 (Sampling Time Register 1 ve 2), örnekleme süresini belirleyen bu registerlar, her bir kanalın örnekleme süresini ayarlamanızı sağlar.
- ADC\_DR (Data Register), Dönüşüm sonuçlarını depolar; yani ADC tarafından ölçülen analog sinyalin dijital karşılığını içerir.

| Offset | Register    | 31       | 30 | 29 | 28 | 27 | 56 | 25      | 24    | 23       | 22   | 21                            | 20          | 19 | 18          | 11      | 16       | 15       | 14         | 13   | 12    | +    | 10       | 6     | 80   | 7        | 9   | 2    | 4     | က    | 2   | -   | 0 |
|--------|-------------|----------|----|----|----|----|----|---------|-------|----------|------|-------------------------------|-------------|----|-------------|---------|----------|----------|------------|------|-------|------|----------|-------|------|----------|-----|------|-------|------|-----|-----|---|
|        | ADC_CSR     |          |    |    |    |    |    |         |       |          | Ī    | STRT<br>STRT<br>ISTRT<br>JEOC |             |    | EOC         | AWD     | Reserved |          | OVR        | STRT | JSTRT | JEOC | EOC      | AWD   | han  | Reserved |     | STRT | JSTRT | JEOC | EOC | AWD |   |
| 0x00   | Reset value | Reserved |    |    |    |    |    |         |       |          | 0    | 0                             | 0           | 0  | 0           | Soon    | 1000     | 0        | 0          | 0    | 0     | 0    | 0        | Josef |      | 0        | 0   | 0    | 0     | 0    | 0   |     |   |
|        |             |          |    |    |    |    |    |         | -4    |          |      |                               |             | AD | C3          | -       |          | -        |            | L    |       | AD   | IC2      |       |      |          |     | L    | _     | AD   | C1  |     | _ |
| 0x04   | ADC_CCR     | Reserved |    |    |    |    |    | TSVREFE | VBATE | Reserved |      |                               | ADC DEEM OF |    | DAMARI - 01 | io-low- | SOO      | Reserved | DELAY [3:0 |      |       |      | Reserved |       |      | 2        | MUI | LTI  | 4:0]  |      |     |     |   |
|        | Reset value |          | 3  | 0  | 0  |    |    |         |       | 0        | 0    | 0                             | 0           | 0  |             | 0       | 0        | 0        | 0          | 1    |       |      | 0        | 0     | 0    | 0        | 0   |      |       |      |     |     |   |
| 80x0   | ADC_CDR     | $\top$   |    |    |    |    | Re | gula    | r D   | ATA      | 2[18 | 5:0]                          |             |    |             |         |          |          | _          |      |       |      | Re       | gula  | ar D | ATA      | 1[1 | 5:0] |       |      |     |     |   |
|        | Reset value | 0        | 0  | 0  | 0  | 0  | 0  | 0       | 0     | 0        | 0    | 0                             | 0           | 0  | 0           | 0       | 0        | 0        | 0          | 0    | 0     | 0    | 0        | 0     | 0    | 0        | 0   | 0    | 0     | 0    | 0   | 0   | 0 |

- ADC'deki common registerlar, birden fazla ADC modülünün ortak kullanıldığı durumlar için genel ayarları
  ve durumu izlemek için tasarlanmış registerlardır. Bu registerlar, birden fazla ADC'nin ortak özelliklerini
  kontrol etmek ve izlemek için kullanılır.
- ADC\_CSR (Common Status Register), modülünün genel durumunu gösterir. Özellikle birden fazla ADC'nin kullanıldığı durumlarda ortak durumu izlemek için kullanılır.
- ADC\_CCR (Common Control Register), ortak ayarları içerir. Örneğin, referans voltajlarını (VREF+ ve VREF-) belirlemek gibi genel ADC kontrol parametrelerini içerir.
- ADC\_CDR (Common Data Register), birden fazla ADC kullanıldığında, çeşitli ADC'lerden gelen verileri depolar.